Zhongho's memo
星期六, 2月 11, 2006
DRAM介紹
SDRAM
最基本的DRAM,每個Clock Cycle傳輸1筆資料
DDR
每個Clock Cycle傳輸2筆資料(正緣,負緣)
DDR-II
每個Clock Cycle傳輸2筆資料(正緣,負緣), 內部跑的Clcok是外部的一半
QDR
每個Clock Cycle傳輸2筆資料(正緣,負緣), 讀跟寫分開,所以是4倍
QDR-II
每個Clock Cycle傳輸2筆資料(正緣,負緣), 讀跟寫分開,所以是4倍,與QDR在內部架構有些許差異
RLDRAM
Low Latency DRAM
沒有留言:
張貼留言
較新的文章
較舊的文章
首頁
訂閱:
張貼留言 (Atom)
標籤
Algorithm
Android
Book
Conference
EDA
Embedded
English Writing
General
Linux
Parallel Programming
PCB
System Software
SystemC
Ubuntu
Useful Tools
Verilog
網誌存檔
►
2021
(1)
►
2月
(1)
►
2018
(1)
►
11月
(1)
►
2011
(3)
►
5月
(1)
►
4月
(2)
►
2010
(12)
►
12月
(1)
►
1月
(11)
►
2009
(5)
►
12月
(1)
►
9月
(1)
►
3月
(2)
►
1月
(1)
►
2008
(6)
►
11月
(1)
►
5月
(1)
►
4月
(3)
►
3月
(1)
►
2007
(7)
►
12月
(1)
►
8月
(1)
►
7月
(1)
►
6月
(1)
►
5月
(1)
►
3月
(2)
▼
2006
(16)
►
12月
(3)
►
9月
(1)
►
5月
(2)
►
4月
(1)
►
3月
(2)
▼
2月
(7)
[Book] Processor Design
虛擬技術(Virtualization Technology)
HyperTransport
P4's quad-pumped FSB?
DRAM介紹
FSB
[DSP] VoIP
關於我自己
Zhong-Ho Chen
檢視我的完整簡介
沒有留言:
張貼留言